PCle5.0的链路模型及链路损耗预算在实际的测试中,为了把被测主板或插卡的PCIe信号从金手指连接器引出,PCI-SIG组织也设计了专门的PCIe5.0测试夹具。PCle5.0的这套夹具与PCle4.0的类似,也是包含了CLB板、CBB板以及专门模拟和调整链路损耗的ISI板。主板的发送信号质量测试需要用到对应位宽的CLB板;插卡的发送信号质量测试需要用到CBB板;而在接收容限测试中,由于要进行全链路的校准,整套夹具都可能会使用到。21是PCIe5.0的测试夹具组成。在PCI-E的信号质量测试中需要捕获多少的数据进行分析?河南PCI-E测试系列
并根据不同位置处的误码率绘制出类似眼图的分布图,这个分布图与很多误码仪中眼图扫描功能的实现原理类似。虽然和示波器实 际测试到的眼图从实现原理和精度上都有一定差异,但由于内置在接收芯片内部,在实际环 境下使用和调试都比较方便。PCIe4.0规范中对于Lane Margin扫描的水平步长分辨率、 垂直步长分辨率、样点和误码数统计等都做了一些规定和要求。Synopsys公司展 示的16Gbps信号Lane Margin扫描的示例。克劳德高速数字信号测试实验室甘肃智能化多端口矩阵测试PCI-E测试PCIE与负载只有时钟线和数据线,搜索的时候没有控制管理线,怎么找到的寄存器呢?
PCIe4.0的发射机质量测试发射机质量是保证链路能够可靠工作的先决条件,对于PCIe的发射机质量测试来说,主要是用宽带示波器捕获其发出的信号并验证其信号质量满足规范要求。按照目前规范中的要求,PCIe3.0的一致性测试需要至少12.5GHz带宽的示波器;而对于PCIe4.0来说,由于数据速率提高到了16Gbps,所以测试需要的示波器带宽应为25GHz或以上。如果要进行主板的测试,测试规范推荐Dual-Port(双口)的测试方式,即把被测的数据通道和参考时钟同时接入示波器,这样在进行抖动分析时就可以把一部分参考时钟中的抖动抵消掉,对于参考时钟Jitter的要求可以放松一些。
这么多的组合是不可能完全通过人工设置和调整 的,必须有一定的机制能够根据实际链路的损耗、串扰、反射差异以及温度和环境变化进行 自动的参数设置和调整,这就是链路均衡的动态协商。动态的链路协商在PCIe3.0规范中 就有定义,但早期的芯片并没有普遍采用;在PCIe4.0规范中,这个要求是强制的,而且很 多测试项目直接与链路协商功能相关,如果支持不好则无法通过一致性测试。图4.7是 PCIe的链路状态机,从设备上电开始,需要经过一系列过程才能进入L0的正常工作状态。 其中在Configuration阶段会进行简单的速率和位宽协商,而在Recovery阶段则会进行更 加复杂的发送端预加重和接收端均衡的调整和协商。如果被测件是标准的PCI-E插槽接口,如何进行PCI-E的协议分析?
PCIe背景概述PCIExpress(PeripheralComponentInterconnectExpress,PCle)总线是PCI总线的串行版本,广泛应用于显卡、GPU、SSD卡、以太网卡、加速卡等与CPU的互联。PCle的标准由PCI-SIG(PCISpecialInterestGroup)组织制定和维护,目前其董事会主要成员有Intel、AMD、nVidia、DellEMC、Keysight、Synopsys、ARM、Qualcomm、VTM等公司,全球会员单位超过700家。PCI-SIG发布的规范主要有Base规范(适用于芯片和协议)、CEM规范(适用于板卡机械和电气设计)、测试规范(适用于测试验证方法)等,目前产业界正在逐渐商用第5代版本,同时第6代标准也在制定完善中。由于组织良好的运作、的芯片支持、成熟的产业链,PCIe已经成为服务器和个人计算机上成功的高速串行互联和I/O扩展总线。图4.1是PCIe总线的典型应用场景。为什么PCI-E3.0的一致性测试码型和PCI-E2.0不一样?甘肃智能化多端口矩阵测试PCI-E测试
PCIE 3.0的发射机物理层测试;河南PCI-E测试系列
在物理层方面,PCIe总线采用多对高速串行的差分信号进行双向高速传输,每对差分 线上的信号速率可以是第1代的2 . 5Gbps、第2代的5Gbps、第3代的8Gbps、第4代的 16Gbps、第5代的32Gbps,其典型连接方式有金手指连接、背板连接、芯片直接互连以及电 缆连接等。根据不同的总线带宽需求,其常用的连接位宽可以选择x1、x4、x8、x16等。如 果采用×16连接以及第5代的32Gbps速率,理论上可以支持约128GBps的双向总线带宽。 另外,2019年PCI-SIG宣布采用PAM-4技术,单Lane数据速率达到64Gbps的第6代标 准规范也在讨论过程中。列出了PCIe每一代技术发展在物理层方面的主要变化。河南PCI-E测试系列
PCIe背景概述PCIExpress(PeripheralComponentInterconnectExpress,PCle)总线是PCI总线的串行版本,广泛应用于显卡、GPU、SSD卡、以太网卡、加速卡等与CPU的互联。PCle的标准由PCI-SIG(PCISpecialInterestGroup)组织制定和维护,目前其董事会主要成员有Intel、AMD、nVidia、DellEMC、Keysight、Synopsys、ARM、Qualcomm、VTM等公司,全球会员单位超过700家。PCI-SIG发布的规范主要有Base规范(适用于芯片和协议)、CEM规范(适用于板卡机械和电气设计)、测试...