。DPHY的物理层支持HS(HighSpeed)和LP(LowPower)两种工作模式。HS模式下采用低压差分信号,功耗较大,但是可以传输很高的数据速率(数据速率为80M1GbpsLP模式下采用单端信号,数据速率很低(<10Mbps),但是相应的功耗也很低。两种模式的结合保证了MIPI总线在需要传输大量数据(如图像)时可以高速传输,而在不需要大数据量传输时又能够减少功耗。用示波器捕获的MIPI信号,可以清楚地看到HS和LP信号。
由于 MIPI D PHY 的信号比较复杂,要保证接口 信号和协议 的一致性需要很复杂的测试。为了提高测试的效率, Keysight 提供了基于示波器和逻辑分析仪的 MIPI D PHY 测试平台。 MIPI CSI接口调试方法;福建MIPI测试执行标准
MIPI还是一个正在发展的规范,其未来的改进方向包括采用更高速的嵌入式时钟的M-PHY作为物理层、CSI/DSI向更高版本发展、完善基带和射频芯片间的DigRFV4接口、定义高速存储接口UFS(主要是JEDEC组织)等。当然,MIPI能否成功,还取决于市场的选择。
当前,终端市场要求新设计具有更低功耗、更高数据传输率和更小的PCB占位空间,在这种巨大压力之下,一些智能化且具有更高性能价格比的替代方案开始逐渐为相关设计人员所采用。现在使用的几种基于标准的串行差分接口当中,MIPI接口在功率敏感同时又要求高性能的移动手持式设备领域中的增长极为迅速。而基带和显示器/相机模块对MIPI显示器串行接口(DisplaySerialInterface,DSI)和相机串行接口(CameraSerialInterface,CSI-2)协议的采纳,正是这种增长的主要推动力。DSI和CSI-2是分别针对显示器和相机要求的逻辑层(logical-level)协议,它们通过物理互连对主机与外设之间的数据进行管理、差错和通信。MIPID-PHY规定了连接处理器和外设的物理层的物理及电气特性,这些MIPI接口为服务移动设备市场而专门设计。 江西PCI-E测试MIPI测试HISPI, MIPI协议的区别;
LANE管理层;
物理层规范了传输介质、电气特性、IO电路、和同步机制,物理层遵守MIPIAllianceStandardforD-PHY,D-PHY为MIPI各个工作组共用标准;所有的CSI-2接收器和发射器必须支持连续的时钟,可以选择支持不连续时钟;连续时钟模式时,数据包之间时钟线保持HS模式,非连续时钟模式时,数据包之间时钟线保持LP11状态。
该组织结集了业界老牌的软硬件厂商包括*大的手机芯片厂商TI、影音多媒体芯片领导厂商意法、全球手机巨头诺基亚以及处理器内核领导厂商ARM、还有手机操作系统鼻祖Symbian。随着飞思卡尔、英特尔、三星和爱立信等重量级厂商的加入,MIPI也逐渐被国际标准化组织所认可。DSI接口
终端电阻的校准,需要通过如图3所示的RTUN模块来实现。它的原理是利用片外精细电阻对片内电阻进行校准。基准电路产生的基准电压vba(1.2V)经过buffer在片外6.04K电阻上产生电流,用同样大小的电流ires流经片内电阻产生电压与rex-tv(1.2V)进行比较,观察比较器的输出。通过setrd来控制W这三个开关,从000到111扫描,再从111到000扫描,改变片内电阻大小,观察比较器输出cmpout信号的变化,从而得到使得片内电阻接近6.04K的控制字。图2中的比较器终端电阻采用与该模块相同类型的电阻,以及成比例的电阻关系。当RTUN模块完成校准后,得到的控制字setrd同时控制比较器的终端电阻,从而使得比较器终端电阻接近100欧姆。电气测试:检验MIPI信号的电气参数是否符合规范,包括差分阻抗、峰峰电压等;
MIPICSI/DSI的协议测试
对于从事MIPICSI/DSI的芯片和模块开发的用户来说,需要的是能够地验证被测件的功能及在各种可能出现的情况下的表现,依靠示波器提供的信号质量分析和协议解码功能就不太够了(主要是内存深度和触发功能的限制),这时的协议分析仪是个更好的选择,例如Agilent公司基于U4421A平台的MIPICSI/DSI的协议分析和信号激励方案。如图13.14所示,U4421A采用的也是AXIe的模块式结构,是插在AXle机箱里的一个分析模块,根据不同的License选件可以配置分析仪或训练器功能,或者两者兼有。 信号完整性测试:检查MIPI信号传输的可靠性和稳定性,包括检测信号波形的噪声、抖动、失真等;自动化MIPI测试产品介绍
MIPI接口高速接收电路设计;福建MIPI测试执行标准
电路结构
在高速模式下,主机端的差分发送模块以差分信号驱动互连线,高速通道上呈现两种状态,differentia-0differential-1,从属端的高速接收单元将低摆幅的差分数据通过高速比较器转换成逻辑电平。在串行转并行模块中,高速时钟对数据进行双沿采样,将高速串行数据转换成两路并行数据,交给后续数字电路处理。高速接收单元的总体电路结构。
输入终端电阻由于输入数据信号频率高,需要进行阻抗匹配,因此在比较器的差分输入端dp/dn之间跨接了100欧姆终端电阻,由开关进行控制,当系统要进行高速数据传输时,就将该终端电阻使能。由于电阻值随工艺角、温度笔变化比较大,因此在终端电阳RO(50欧姆)的其础上增加了一个电阳,分别由三位控制信号控制,可通过改变控制字改变电阻大小,使终端电阻值在各工艺角及温度下均能满足协议要求。比较器终端电阻电路结松。 福建MIPI测试执行标准
克劳德高速数字信号测试实验室 MIPID-PHY信号质量测试 MIPID-PHY的信号质量的测试方法主要参考MIPI协会发布的CTS(D-PHYPhysicalLayerConformanceTestSuite)。要进行MIPI信号质量的测试,首先要选择合适带宽的示波器。按照MIPI协会的要求,测试MIPID-PHY的信号质量需要至少4GHz带宽的示波器。为了提高更好测试的效率,测试中推荐采用4支探头分别连接clk+/clk-和data+data一信号进行测试,对于有多条Lane的情况可以每条数据Lane分别测试。 MIPI LCD 的CLK时钟频率与显示分辨率及帧率的关系;江...